Circuitos integrados digitales : (Registro nro. 52453)
[ vista simple ]
000 -LÍDER | |
---|---|
Campo fijo de descripción fija | 01238nam a22002657a 4500 |
003 - IDENTIFICADOR DEL NÚMERO DE CONTROL | |
Campo de control | MX-MxAU |
005 - FECHA Y HORA DE LA ULTIMA TRANSACCIÓN | |
control field | 20231212145811.0 |
008 - ELEMENTOS DE LONGITUD FIJA -- INFORMACIÓN GENERAL | |
Campo fijo de descripción fija -- Información general | 160620b20032004sp adk|| |||| 00| 0 spa d |
020 ## - ISBN | |
Isbn | 8420541036 |
040 ## - FUENTE DE CATALOGACIÓN | |
Agencia de catalogación original | MX-MxAU |
Agencia que realiza la transcripción | MX-MxAU |
041 ## - CÓDIGO DE IDIOMA | |
Código de idioma para texto/pista de sonido o título separado | spa |
082 ## - NÚMERO DE CLASIFICACIÓN DECIMAL DEWEY | |
Número de clasificación | 621.3 |
Clave de autor-Numero de item | R112c |
100 ## - ASIENTO PRINCIPAL--NOMBRE PERSONAL | |
Nombre personal | Rabaey, Jan M |
245 ## - TÍTULO | |
Título del Material | Circuitos integrados digitales : |
Parte restante del título - Subtitulo | Una perspectiva de diseño / |
Mención de responsabilidad, etc. | Jan M. Rabaey y otros |
250 ## - MENCIÓN DE EDICIÓN | |
Mención de edición | 5a. ed. |
260 ## - PUBLICACIÓN, DISTRIBUCIÓN, ETC. (PIE DE IMPRENTA) | |
Lugar de publicación, distribución, etc. | España : |
Nombre del editor, distribuidor, etc. | Pearson Prentice Hall, |
Fecha de publicación, distribución, etc. | 2004. |
300 ## - DESCRIPCIÓN FÍSICA | |
Extensión | 773 p. : |
Otros detalles físicos | Ilustrasiones, Gráficas, Formularios |
Dimensiones | 25 x 19 cm. |
500 ## - NOTA GENERAL | |
Nota General | Prefacio |
505 ## - NOTA DE CONTENIDO | |
Nota de contenido con formato preestablecido | 1. El proceso de fabricación -- 2. Los dispositivos -- 3. Las pistas -- 4. El inversor CMOS -- 5. Diseño de puertas de lógica combinatoria en CMOS -- 6. Diseño de circuitos lógicos secuenciales -- 7. Estrategias de implementación para circuitos digitales -- 10. Las interconexiones -- 11. Problemas de temporización en los circuitos digitales -- 12. Diseño de bloqueos aritméticos -- 13. Diseños de estructuras de matriz y memorias. |
590 ## - Escuelas/Carreras | |
Escuelas/Carreras | |
650 ## - ASIENTO SECUNDARIO DE MATERIA - TERMINO TEMÁTICO | |
9 (RLIN) | 26217 |
Término temático o nombre geográfico como elemento de entrada | Circuitos integrados digitales |
650 ## - ASIENTO SECUNDARIO DE MATERIA - TERMINO TEMÁTICO | |
9 (RLIN) | 28864 |
Término temático o nombre geográfico como elemento de entrada | Sistemas informáticos |
700 ## - ASIENTO SECUNDARIO - NOMBRE PERSONAL | |
9 (RLIN) | 29567 |
Nombre personal | Chandrakasan, Anantha |
Responsabilidad | Coautor |
942 ## - TIPO DE MATERIAL (KOHA) | |
Tipo de Item KOHA | Libros |
Estado de Retirado | Estado de Perdido | Forma de Clasificación | Estado de Dañado | No para Préstamo | Colección | Biblioteca de Origen | Biblioteca Permanente | Fecha de Adquisición | Forma de Adquisición | Costo-Precio | Signatura Topográfica | Código de Barras | Última vez visto | Ejemplar/Existencia | Tipo de Material |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Colección General | QUERÉTARO | QUERÉTARO | 20/06/2016 | Compra | 1000.00 | 621.3 R112c | QRT001129 | 20/06/2016 | Ej. 1. | Libros |